UNBUFFERED. WED3EG7218S-JD3 Datasheet

WED3EG7218S-JD3 Datasheet PDF


WED3EG7218S-JD3
Whitewww.datasheet4u.com Electronic Designs
WED3EG7218S-JD3
PRELIMINARY*
128MB – 16Mx72 DDR SDRAM UNBUFFERED
FEATURES
Double-data-rate architecture
DDR200, DDR266, DDR333 and DDR400
• JEDEC design specied
BI-directional data strobes (DQS)
Differential clock inputs (CK & CK#)
Programmable Read Latency 2,2.5 (clock)
Programmable Burst Length (2,4,8)
Programmable Burst type (sequential & interleave)
Edge aligned data output, center aligned data input.
Auto and self refresh
Serial presence detect
Power supply:
• VCC = VCCQ = 2.5V±0.2V
(100, 133 and 166MHz)
• VCC = VCCQ = 2.6V±0.1V
(200MHz)
JEDEC 184 pin DIMM package
• JD3 PCB height: 30.48 (1.20") Max
NOTE: Consult factory for availability of:
• RoHS Products
• Vendor source control options
• Industrial temperature option
DESCRIPTION
The WED3EG7218S is a 16Mx72 Double Data Rate
SDRAM memory module based on 128Mb DDR SDRAM
component. The module consists of nine 16Mx8 DDR
SDRAMs in 66 pin TSOP packages mounted on a 184
pin FR4 substrate.
Synchronous design allows precise cycle control with the
use of system clock. Data I/O transactions are possible on
both edges and Burst Lengths allow the same device to be
useful for a variety of high bandwidth, high performance
memory system applications.
* This product is under development, is not qualied or characterized and is subject to
change without notice.
Clock Speed
CL-tRCD-tRP
DDR400 @CL=3
200MHz
3-3-3
OPERATING FREQUENCIES
DDR333 @CL=2.5
DDR266 @CL=2
166MHz
2.5-3-3
133MHz
2-2-2
DDR266 @CL=2.5
133MHz
2.5-3-3
DDR200 @CL=2
100MHz
2-2-2
June 2006
Rev. 2
1 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com


Part WED3EG7218S-JD3
Description 128MB - 16Mx72 DDR SDRAM UNBUFFERED
Feature WED3EG7218S-JD3; www.datasheet4u.com White Electronic Designs WED3EG7218S-JD3 PRELIMINARY* 128MB – 16Mx72 DDR SDRA.
Manufacture White Electronic Designs
Datasheet
Download WED3EG7218S-JD3 Datasheet

www.datasheet4u.com White Electronic Designs WED3EG7218S-J WED3EG7218S-JD3 Datasheet





WED3EG7218S-JD3
Whitewww.datasheet4u.com Electronic Designs
WED3EG7218S-JD3
PRELIMINARY
PIN CONFIGURATION
Pin Front Pin Front Pin Front Pin Front
1
VREF
47 DQS8 93
VSS 139
VSS
2 DQ0 48 A0 94 DQ4 140 DQM8
3 VSS 49 CB2 95 DQ5 141 A10
4 DQ1 50 VSS 96 VCCQ 142 CB6
5 DQS0 51 CB3 97 DQM0 143 VCCQ
6 DQ2 52 BA1 98 DQ6 144 CB7
7 VCC 53 DQ32 99 DQ7 145 VSS
8
DQ3
54
VCCQ
100
VSS 146 DQ36
9
NC
55 DQ33 101
NC 147 DQ37
10 NC 56 DQS4 102 NC 148 VCC
11 VSS 57 DQ34 103 *A13 149 DQM4
12 DQ8 58 VSS 104 VCCQ 150 DQ38
13 DQ9 59 BA0 105 DQ12 151 DQ39
14 DQS1 60
DQ35 106 DQ13 152
VSS
15 VCCQ 61 DQ40 107 DQM1 153 DQ44
16 CK1 62 VCCQ 108 VCC 154 RAS#
17 CK1# 63 WE# 109 DQ14 155 DQ45
18 VSS 64 DQ41 110 DQ15 156 VCCQ
19 DQ10 65 CAS# 111 *CKE1 157 CS0#
20 DQ11 66 VSS 112 VCCQ 158 *CS1#
21 CKE0 67 DQS5 113 *BA2 159 DQM5
22 VCCQ 68 DQ42 114 DQ20 160 VSS
23 DQ16 69 DQ43 115 A12 161 DQ46
24 DQ17 70 VCC 116 VSS 162 DQ47
25 DQS2 71 CS2# 117 DQ21 163 *CS3#
26 VSS 72 DQ48 118 A11 164 VCCQ
27 A9 73 DQ49 119 DQM2 165 DQ52
28 DQ18 74 VSS 120 VCC 166 DQ53
29
A7
75 CK2# 121 DQ22 167
NC
30 VCCQ 76 CK2 122 A8 168 VCC
31 DQ19 77 VCCQ 123 DQ23 169 DQM6
32 A5 78 DQS6 124 VSS 170 DQ54
33 DQ24
79 DQ50 125
A6 171 DQ55
34 VSS 80 DQ51 126 DQ28 172 VCCQ
35 DQ25 81
VSS
127 DQ29 173
NC
36 DQS3 82 VDDID 128 VCCQ 174 DQ60
37 A4 83 DQ56 129 DQM3 175 DQ60
38 VCC 84 DQ57 130 A3 176 VSS
39 DQ26 85 VCC 131 DQ30 177 DQM7
40 DQ27 86 DQS7 132 VSS 178 DQ62
41 A2 87 DQ58 133 DQ31 179 DQ63
42 VSS 88 DQ59 134 CB4 180 VCCQ
43 A1 89 VSS 135 CB5 181 SA0
44 CB0
90
NC
136 VCCQ 182
SA1
45 CB1 91 SDA 137 CK0 183 SA2
46 VCC 92 SCL 138 CK0# 184 VCCSPD
PIN NAMES
A0 – A12
BA0-BA1
DQ0-DQ63
CB0-CB7
DQS0-DQS8
CK0, CK1, CK2
CK0#, CK1#, CK2#
CKE0
CS0#
RAS#
CAS#
WE#
DQM0-DQM8
VCC
VCCQ
VSS
VREF
VCCSPD
SDA
SCL
SA0-SA2
VDDID
NC
Address input (Multiplexed)
Select Bank Address
Data Input/Output
Check bits
Data Strobe Input/Output
Clock input
Clock input
Clock Enable input
Chip select Input
Row Address Strobe
Column Address Strobe
Write Enable
Data-in Mask
Power Supply (2.5V)
Power Supply for DQS (2.5V)
Ground
Power Supply for Reference
Serial EEPROM Power Supply (2.3V to 3.6V)
Serial data I/O
Serial clock
Address in EEPROM
VDD Identication Flag
No Connect
* Not Used
June 2006
Rev. 2
2 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com



WED3EG7218S-JD3
Whitewww.datasheet4u.com Electronic Designs
WED3EG7218S-JD3
PRELIMINARY
FUNCTIONAL BLOCK DIAGRAM
CS0#
DQS0
DQM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQS1
DQM1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQS2
DQM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQS3
DQM3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQS8
DQM8
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
RAS#
CAS#
BA0-BA1
WE#
A0-A12
CKE0
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DQS4
DQM4
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQS5
DQM5
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQS6
DQM6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQS7
DQM7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
DM
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
CS# DQS
RAS#: DDR SDRAMs
CAS#: DDR SDRAMs
BA0-BA1: DDR SDRAMs
WE#: DDR SDRAMs
A0-A12: DDR SDRAMs
CKE0: DDR SDRAMs
SERIAL PD
SCL SDA
WP A0 A1 A2
SA0 SA1 SA2
VCCSPD
VCCQ
VCC
VREF
VSS
SPD
DDR SDRAMs
DDR SDRAMs
DDR SDRAMs
DDR SDRAMs
CLOCK INPUT
CK0, CK0#
3 SDRAMS
CK1, CK1#
3 SDRAMS
CK2, CK2#
3 SDRAMS
NOTE: All resistor values are 22 ohms unless otherwise specied
June 2006
Rev. 2
3 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com






@ 2014 :: Datasheetspdf.com ::
Semiconductors datasheet search & download site (Privacy Policy & Contact)